因应由穿戴型装置、家电乃至高阶行动手机等产品所延伸出的不同人工智慧应用情境,M31为满足客户对处理器特殊规格与效能优化或极低功耗的需求,在今年推出处理器核心实作服务- M31 Processor Hardcore Service,由M31基础暨应用IP整合开发团队提供IP整合服务,搭配以Arm架构处理器为基础所开发出的一系列M31优化设计套件OPPA(Optimized PPA) library,其内容包含客制化高速和超低漏电记忆体实体(memory instance)和优化的元件库(cell library),协助客户的晶片设计团队在最短时程内达成处理器及SoC的设计目标。
用于处理器核心实作的实体IP对于晶片设计的功耗、效能及面积影响甚鉅。M31提供最佳化的流程、全面性的方法论和专业服务,透过关键的整合解决方案因应日益增长的市场需求,协助客户达到特殊系统配置与效能规格,并缩短晶片整合及上市时程,降低SoC整合风险。为强化低功耗物联网与嵌入式装置AI运算的能力,M31本次以Arm的技术架构,採用台积电(2330)22奈米超低漏电制程技术(22nm Ultra-Low Leakage22ULL),实现三款Arm Cortex-M55/Ethos-U55处理器核心的优化设计实作。
M31总经理张原熏表示,本次运用Arm的技术架构,让双方客户能在以Arm架构为基础的晶片设计中,採用M31处理器核心实作的IP解决方案,在最短的时间内快速实现功耗和面积效益,并减少研发风险,藉此让合作伙伴有信心开发出因应人工智慧时代的ArmR架构行动装置。M31团队将持续协助客户的产品在晶片设计上具备差异化优势,同时有效加快产品的上市时间,让其IC产品更具市场竞争优势。
为满足以Arm为基础的不同人工智慧应用情境,M31处理器核心实作服务可根据客户需求进行客制化服务,在主要实现处理器核心最佳实作的过程中,透过搭载M31优化设计套件-OPPA Library包含所需的特殊元件及记忆体,让速度、面积及功耗达到最佳水准,或根据不同应用状况让三者达成最佳平衡。
负责研发M31优化设计套件-OPPA Library为基础元件IP设计团队,已投入基础元件IP设计领域扎根多年,其所研发的基础IP皆已通过硅晶圆验证,并开发各种晶圆厂特殊制程的基础IP包括记忆体编译器(SRAM Compiler)、标准元件库(Standard Cell Library)、以及通用IO元件库(General Purpose Input/ Output LibraryGPIO),满足客户各种不同的客制化需求,目前基础IP解决方案可用于12nm至180nm之间的技术节点,并且已成功协助无数客户实现速度、功耗及面积的最佳化。
发表意见
中时新闻网对留言系统使用者发布的文字、图片或檔案保有片面修改或移除的权利。当使用者使用本网站留言服务时,表示已详细阅读并完全了解,且同意配合下述规定:
违反上述规定者,中时新闻网有权删除留言,或者直接封锁帐号!请使用者在发言前,务必先阅读留言板规则,谢谢配合。