联发科表示,该技术将于11月于台湾举办的IEEE亚洲固态电路研讨会A-SSCC(Asian Solid-State Circuits Conference)发表,同步也将申请国际专利。
联发科指出,这项AI先进技术注入了创新的演算法,针对极复杂的晶片设计,决定出最佳的电路配置,除可决定区块(block)最佳的位置,还能调整出最佳的形状,将机器学习应用在优化设计、减少错误,协助工程师用更少的时间,产出更佳的成果。
联发科晶片设计研发本部群资深副总蔡守仁表示,不论是企业界和学术界,近年鲜少有早期电路区块布局的文献研究。公司本次突破性的发展,将AI和EDA结合出机器最佳化的电路区块布局摆放,协助研发人员提高效率并自动执行最佳化任务。
发表意见
中时新闻网对留言系统使用者发布的文字、图片或檔案保有片面修改或移除的权利。当使用者使用本网站留言服务时,表示已详细阅读并完全了解,且同意配合下述规定:
违反上述规定者,中时新闻网有权删除留言,或者直接封锁帐号!请使用者在发言前,务必先阅读留言板规则,谢谢配合。